首页 | 本学科首页   官方微博 | 高级检索  
     检索      

嵌入式系统的适应性显式并行指令技术
引用本文:廖继荣,董海涛.嵌入式系统的适应性显式并行指令技术[J].西北大学学报,2003,33(6):663-668.
作者姓名:廖继荣  董海涛
作者单位:[1]新加坡国立大学计算机学院,新加坡117543 [2]北京航天航空大学国家计算流体力学实验室,北京100083
摘    要:利用可重构技术可以显改善系统的性能。重点分析探讨了支持可重构技术的适应性显式并行指令技术(AEPIC)的系统模型。该系统模型由一个显式并行指令技术(EPIC)处理器和一个精细且可动态重构结构紧密连接而成,其特点在于支持动态可重构和指令合成,因此可以为不同的应用程序提供不同的动态指令集。通过AEPIC模拟器和可重构硬件XilinxFPGA进行模拟分析以验证其有效性。实验结果表明:比起显式并行指令技术,此系统模型能够以同样的运行频率得到更高的运行速度。

关 键 词:适应性显式并行指令技术  指令合成  嵌入式系统

Adaptive explicitly parallel instruction computing for embedded systems
LIAO Ji-rong,DONG Hai-tao.Adaptive explicitly parallel instruction computing for embedded systems[J].Journal of Northwest University(Natural Science Edition),2003,33(6):663-668.
Authors:LIAO Ji-rong  DONG Hai-tao
Abstract:
Keywords:adaptive EPIC  instruction synthesis  dynamic reconfiguration
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号