首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种高速FPGA配置电路设计
引用本文:毛劲松,叶海江,周灏,王健,来金梅.一种高速FPGA配置电路设计[J].复旦学报(自然科学版),2013,52(4):479-485.
作者姓名:毛劲松  叶海江  周灏  王健  来金梅
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海,201203
基金项目:国家"863"高技术研究发展计划
摘    要:针对当前FPGA芯片编程下载(配置)电路结构上的不足导致位流下载回读吞吐率较低问题,设计了一种流水线编程下载电路结构,将位流下载分两级流水线并行实施,第一级通过快速解析位流的指令集实现数据包的分拆,第二级将解析出的数据包送达内部编程点相应的字线与位线.采用与电路结构兼容的32位并行CRC32技术校验下载位流,以增强位流下载可靠性,并采用帧ECC电路对回读位流进行单比特纠错与多比特检错(SECDED).验证结果表明,该设计在内部振荡器频率为150MHz的情况下外部配置端口的最高吞吐率为3 680Mbps,在内部振荡器频率为200MHz的情况下最高吞吐率为4 896Mbps.

关 键 词:现场可编程逻辑门阵列  编程下载  吞吐率  CRC32  ECC

Design of a Fast FPGA Configuration Circuit
MAO Jin-song,YE Hai-jiang,ZHOU Hao,WANG Jian,LAI Jin-mei.Design of a Fast FPGA Configuration Circuit[J].Journal of Fudan University(Natural Science),2013,52(4):479-485.
Authors:MAO Jin-song  YE Hai-jiang  ZHOU Hao  WANG Jian  LAI Jin-mei
Institution:(State Key Laboratory of ASIC and System,Fudan University,Shanghai 201203,China)
Abstract:
Keywords:field programmable gate array  configuration circuit  throughput  CRC32  ECC
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号