首页 | 本学科首页   官方微博 | 高级检索  
     检索      

0.18-μm CMOS千兆以太网并串转换芯片设计
引用本文:郁炜嘉,朱恩,程树东,孙玲,费瑞霞,沈桢,孟凡生,吴春红,王雪艳,王志功.0.18-μm CMOS千兆以太网并串转换芯片设计[J].东南大学学报(自然科学版),2004,34(3):293-296.
作者姓名:郁炜嘉  朱恩  程树东  孙玲  费瑞霞  沈桢  孟凡生  吴春红  王雪艳  王志功
作者单位:东南大学射频与光电集成电路研究所 南京210096 (郁炜嘉,朱恩,程树东,孙玲,费瑞霞,沈桢,孟凡生,吴春红,王雪艳),东南大学射频与光电集成电路研究所 南京210096(王志功)
基金项目:国家高技术研究发展计划 (863计划 )资助项目(2 0 0 1AA12 10 74)
摘    要:提出了一种新的树型结构 1 0∶1并串转换电路 ,可应用于千兆以太网 ,其工作速度达到 1 2 5Gbit/s.树型结构的使用可以使大部分电路工作在较低的速率上 ,从而简化了设计 ,也减小了功耗 .低速 5∶1并串转换单元采用改进的并行结构 ,利用一系列D触发器调整进入数据选择器的时钟和数据间的相位关系 ,使其相对于普通并行结构有更大的相位裕量 ,可以更可靠地工作 .芯片应用TSMC 0 1 8 μmCMOS工艺实现 ,芯片面积为 0 7mm× 0 5mm ,核心电路功耗为 3 6mW ,小于同类电路 .

关 键 词:千兆以太网  并串转换  CMOS
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号