首页 | 本学科首页   官方微博 | 高级检索  
     检索      

FPGA实现流水线结构的FFT处理器
引用本文:朱冰莲,刘学刚.FPGA实现流水线结构的FFT处理器[J].重庆大学学报(自然科学版),2004,27(9):33-36.
作者姓名:朱冰莲  刘学刚
作者单位:重庆大学通信工程学院,重庆大学通信工程学院 重庆400030,重庆400030
基金项目:重庆市科委应用基础研究项目
摘    要:针对高速实时信号处理的要求,介绍了用现场可编程逻辑阵列(FPGA)实现的一种流水线结构的FFT处理器方案.该FFT处理器能够对信号进行实时频谱分析,最高工作频率达到75 MHz.通过对采样数据进行加窗处理来减少了频谱泄漏产生的误差.为了提高FFT工作频率和节省FPGA资源,采用了由1 024点复数FFT计算2048点实数FFT的算法.此外还介绍了一种计算复数模值的近似算法.

关 键 词:流水线  快速傅立叶变换  现场可编程逻辑阵列
文章编号:1000-582X(2004)09-0033-04
修稿时间:2003年9月25日

FPGA Implementation of Pipelined FFT
ZHU Bing-lian,LIU Xue-gang.FPGA Implementation of Pipelined FFT[J].Journal of Chongqing University(Natural Science Edition),2004,27(9):33-36.
Authors:ZHU Bing-lian  LIU Xue-gang
Abstract:A pipelined FFT processor designed for fast and real-time requirements with FPGA is introduced. This FFT processor can be used to real-time frequency analysis and its working frequency can reach to 75 MHz. The leakage error is reduced through multiply the sampled signal by a weighting window. In order to improve FFT's working frequency and economize FPGA resources, an algorithm of 1024-point complex to compute 2048-point real data is adopted. In addition, an approximate algorithm to compute module value of complex number is introduced.
Keywords:pipeline  FFT  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《重庆大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《重庆大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号