首页 | 本学科首页   官方微博 | 高级检索  
     检索      

SDH专用集成电路MXLO21E1-3及其应用
引用本文:金德鹏,秦晓懿,沙燕萍,王瀚晟,曾烈光.SDH专用集成电路MXLO21E1-3及其应用[J].清华大学学报(自然科学版),2000,40(3):94-98.
作者姓名:金德鹏  秦晓懿  沙燕萍  王瀚晟  曾烈光
作者单位:清华大学,电子工程系,北京,100084
基金项目:国家“九五”科技攻关项目 !0 2 3 962 3
摘    要:发展同步数字系列 ( SDH)技术必须依赖专用集成电路。 MXL O2 1E1- 3是清华大学电子工程系自主研制和开发的大规模数字 SDH专用集成电路系列中的一片 ,它能同时完成 2 1个基群 E1到虚容器 VC4的映射及去映射 ,可由单片机进行配置与监控 ,全部电路都实现数字化 ,外围电路简单 ,应用方便。芯片中的关键技术是基群 E1解同步器的设计 ,MXL O2 1E1- 3采用了全数字化的统计预测法。介绍了该方法的原理并从理论上分析了它在抑制 E1输出抖动和漂移方面的性能。芯片的实际测量结果表明芯片的各项功能及性能指标都达到或超过设计目标。

关 键 词:专用集成电路  同步数字系列  抖动  漂移
修稿时间:1999-09-29

Synchronous digital hierarchy application specific integrated circuit, MXLO21E1-3
JIN Depeng,QIN Xiaoyi,SHA Yanping,WANG Hansheng,ZENG Lieguang.Synchronous digital hierarchy application specific integrated circuit, MXLO21E1-3[J].Journal of Tsinghua University(Science and Technology),2000,40(3):94-98.
Authors:JIN Depeng  QIN Xiaoyi  SHA Yanping  WANG Hansheng  ZENG Lieguang
Abstract:Synchronous digital hierarchy (SDH), which uses the application specific integrated circuit (ASIC), was used to design a series of chips, including the MXLO21E1 3. The chips use digital circuits to map 21 E1s to VC4 with a microprocessor to configure and control the chip. A unique desynchronizer used in the chip restrains the output jitter and wander. Test results show that the chip can meet or exceed all function and performance criteria.
Keywords:application  specific integrated circuit (ASIC)  synchronous digital hierarchy (SDH)  jitter  wander  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号