首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种高质量语音编解码专用芯片的设计
引用本文:华刚,唐昆,崔慧娟,杜文.一种高质量语音编解码专用芯片的设计[J].清华大学学报(自然科学版),2001,41(1):12-15.
作者姓名:华刚  唐昆  崔慧娟  杜文
作者单位:清华大学数字与微波通信国家重点实验室!北京100084
基金项目:军口预先研究项目!(31.6 .1.1),清华大学“九八五”重点研究项目!(985 -A-1-0 1)
摘    要:为满足中速率高质量语音通信系统的需要 ,采用数字信号处理器内核 (DSP Core)的方法 ,设计了具有国际电信联盟 (ITU )建议 G.72 9A语音编解码器、自适应回声抵消和单路同步功能的专用芯片。根据所用数字信号处理器内核的特点 ,对 G.72 9A算法进行了优化 ,降低了算法复杂度和所需存储空间 ,实现了 G.72 9A全部功能 ,并通过了全部ITU测试序列的检验。回声抵消部分使用归一化最小二乘(NL MS)自适应滤波器实现 ,并设计了近端语音活动性检测和非线性残余回声抑制等功能模块 ,使其性能完全符合 ITU建议 G.16 5各项指标要求。在单路同步模块中 ,使用了并行模二比特排除方法 ,具有同步扑捉快、抗信道误码能力强的优点。专用芯片使用较少的资源 ,在一块芯片上集成了以上全部功能

关 键 词:语音编码  专用芯片  回声抵消
文章编号:1000-0054(2001)01-0012-04
修稿时间:1999年11月25

Toll quality speech codec ASIC design
Hua Gang,TANG Kun,Cui Huijuan,DU Wen.Toll quality speech codec ASIC design[J].Journal of Tsinghua University(Science and Technology),2001,41(1):12-15.
Authors:Hua Gang  TANG Kun  Cui Huijuan  DU Wen
Abstract:A toll quality voice communication system is designed using the DSP core method with an ASIC integrating the functionality of a G.729A speech codec, adaptive echo cancellation and frame synchronization. The G.729A algorithm is optimized to reduce to computational complexity according to the architecture of the DSP core. The optimized G.729A speech codec was verified by all of the ITU test sequences. The normalized least mean square(NLMS) echo canceller with near end speech detector and residual echo suppresser conforms to ITU recommendation G.165. Furthermore, a frame synchronization module is incorporated to enable the ASIC to work without a frame synchronization signal.
Keywords:speech  coding  application specific integrated circuit  echo cancellatio  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号