基于CMOS工艺流水线型模数转换器采样保持电路设计 |
| |
引用本文: | 季红兵.基于CMOS工艺流水线型模数转换器采样保持电路设计[J].南通大学学报(自然科学版),2007,6(4):71-74. |
| |
作者姓名: | 季红兵 |
| |
作者单位: | 南通大学,江苏,南通,226019 |
| |
摘 要: | 采样保持电路作为流水线模数转换器中的重要单元一直是高速高分辨率模数转换器研究设计者十分关注的内容.文章介绍了基于CMOS 0.6μm工艺的流水线模数转换器前端采样保持电路以及运放电路的设计仿真.该电路采用电容下极板采样、折叠式共源共栅技术,有效地消除了开关管的电荷注入效应、时钟馈通效应引起的采样信号的误差,提高了采样电路的线性度,节省了芯片面积,降低了功耗.
|
关 键 词: | 流水线 模数转换器 采样保持 |
文章编号: | 1673-2340(2007)04-0071-04 |
收稿时间: | 2007-08-27 |
修稿时间: | 2007年8月27日 |
CMOS-based Design of S/H Circuit of Pipelined A/D Converter |
| |
Authors: | JI Hong-bing |
| |
Abstract: | |
| |
Keywords: | pipeline analog-to-digital converter sample-and-hold |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|