首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种低功耗CMOS LNA优化设计方法
引用本文:周洪敏,张瑛,于映,丁可柯.一种低功耗CMOS LNA优化设计方法[J].南京邮电大学学报(自然科学版),2015(1):114-118.
作者姓名:周洪敏  张瑛  于映  丁可柯
作者单位:南京邮电大学电子科学与工程学院
基金项目:国家自然科学青年科学基金(61106021);江苏省高校研究生科研创新计划(KYLX_0802);南京邮电大学青蓝工程基金(NY210037)资助项目
摘    要:基于SMIC 0.18 CMOS工艺,设计了一个工作频率为5.8 GHz的差分低噪声放大器。针对低功耗电路的设计要求,通过在输入级增加电容实现了限定功耗下的输入和噪声同时匹配。仿真结果表明,设计的低噪声放大器具有良好的综合性能指标。增益为22.47 d B,噪声系数为1.167 d B,输入反射系数(S11)、输出反射系数(S22)、反向隔离度(S12)分别为-24.74 d B、-17.37 d B、-31.52 d B。在1.5 V电源电压下,功耗为17.3 m W。

关 键 词:低噪声放大器  噪声系数  输入匹配  低功耗

Optimization design methodology for CMOS LNA
ZHOU Hongmin;ZHANG Ying;YU Ying;DING Keke.Optimization design methodology for CMOS LNA[J].Journal of Nanjing University of Posts and Telecommunications,2015(1):114-118.
Authors:ZHOU Hongmin;ZHANG Ying;YU Ying;DING Keke
Institution:ZHOU Hongmin;ZHANG Ying;YU Ying;DING Keke;College of Electronic Science and Engineering,Nanjing University of Posts and Telecommunications;
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号