首页 | 本学科首页   官方微博 | 高级检索  
     

ADSP-TS101高速全双工Link收发器FPGA设计
作者姓名:王鹏  连帅彬  孙秋菊  黄文霞  钟莉娟
作者单位:信阳师范学院物理电子工程学院;中国空空导弹研究院航空制导武器航空科技重点实验室
基金项目:航空科学基金项目(20130112002);河南省教育厅自然科学研究计划项目(2011B510015)
摘    要:提出并实现了一种基于ADI Tiger SHARC101 Link协议的高速通信收发器TPGA设计方案,能同时在接口时钟的上升沿和下降沿收发数据,进而实现FPGA与DSP、以及FPGA片间的无缝连接.经ISE综合与布局布线验证,整个系统仅占用452个Slice,最高工作频率超过300 MHz,数据传输率可达4.8 Gb/s.

关 键 词:高速通信  Link协议  双倍速率传输  数据收发器
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号