首页 | 本学科首页   官方微博 | 高级检索  
     检索      

3阶锁相环路接收机的设计与实现
引用本文:孔祥晖,席志红.3阶锁相环路接收机的设计与实现[J].应用科技,2008,35(10).
作者姓名:孔祥晖  席志红
作者单位:哈尔滨工程大学,信息与通信工程学院,黑龙江,哈尔滨,150001
摘    要:低阶锁相环跟踪频率斜升信号时产生的稳态相差致使环路失锁,接收机无法锁定载波信号.针对这一问题提出一种具有3个零极点的3阶锁相环路,其产生零稳态相差,对含有多普勒频移的载波信号具有较好的锁定效果.给出3阶锁相环参数设计公式.使用频率预测预置锁相环中心频率使环路快速捕获信号,利用FFT及卡尔曼滤波方法提高频率预测的精度,采用FPGA实现3阶载波接收机.结果显示,3阶PLL可稳定跟踪载波信号.

关 键 词:3阶锁相环  频率斜升  卡尔曼滤波

Design and implementation of third-order PLL receivers
KONG Xiang-hui,XI Zhi-hong.Design and implementation of third-order PLL receivers[J].Applied Science and Technology,2008,35(10).
Authors:KONG Xiang-hui  XI Zhi-hong
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号