首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的数字通信系统帧同步电路设计
引用本文:方雪华.基于FPGA的数字通信系统帧同步电路设计[J].湘潭大学自然科学学报,2005,27(4):100-103.
作者姓名:方雪华
作者单位:湖南科技大学,教务处,湖南,湘潭,411201
基金项目:湖南省自然科学基金资助项目(02JJY20113),湖南省教育厅资助项目(05C188)
摘    要:描述了一种基于FPGA实现的全数字通信系统帧同步电路原理,并在MAX plusII软件平台上,结合原理图和VHDL语言进行了编译、仿真、下载.该电路实现了帧同步的全数字化,整个电路集成到FPGA芯片中,是实现通信系统的全数字化和集成化的基础.

关 键 词:数字通信  帧同步  FPGA  VHDL语言  MAX  plusII
文章编号:1000-5900(2005)04-0100-04
收稿时间:2005-05-10
修稿时间:2005年5月10日

Design of Frame Synchronnism Circuit in Digital Communication System Based on FPGA
FANG Xue-hua.Design of Frame Synchronnism Circuit in Digital Communication System Based on FPGA[J].Natural Science Journal of Xiangtan University,2005,27(4):100-103.
Authors:FANG Xue-hua
Institution:Academic Affairs Division, Hunan University of Science and Technology, Xiangtan 411201 China
Abstract:The principle of a frame synchronism in digital communiction based on FPGA is described.Then using MAX plusII software,compiling,simulation and downloading were realizated through combining Text editor and Graphic editor.The design digitizes frame synchronism circuit and integrates the circles in chip of FPGA.It is the base of digitization and integration in communication system.
Keywords:digital communiction  frame synchronous  FPGA  VHDL language  MAX plusII
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号