首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于VME总线SHARC并行处理系统的设计与实现
引用本文:王宏伟,高梅国.基于VME总线SHARC并行处理系统的设计与实现[J].北京理工大学学报,2000,20(4):480-484.
作者姓名:王宏伟  高梅国
作者单位:北京理工大学电子工程系,北京,100081
摘    要:研究基于VME总线SHARC并行处理系统的设计与实现。系统采用SHARC处理器的LINK口组成网状进行处理结构;VME总线接口采用芯片VIC64和EPLD实现,信号互连采用传输线结构,用适当的端接技术与合理的布局抑制信号反射和串扰,并进行了信号完整性分析和仿真。

关 键 词:VME总线  并行处理  SHARC处理器  雷达  信号处理

The Design and Realization of SHARC Parallel Process System Based on VME Bus
WANG Hong wei,GAO Mei guo,HAN Yue qiu.The Design and Realization of SHARC Parallel Process System Based on VME Bus[J].Journal of Beijing Institute of Technology(Natural Science Edition),2000,20(4):480-484.
Authors:WANG Hong wei  GAO Mei guo  HAN Yue qiu
Abstract:
Keywords:VME bus  parallel process  signal integrity analysis  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《北京理工大学学报》浏览原始摘要信息
点击此处可从《北京理工大学学报》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号