首页 | 本学科首页   官方微博 | 高级检索  
     

基于Cavity基板技术的堆叠芯片封装设计与实现
作者姓名:谢慧琴  曹立强  李君  万里兮
作者单位:1中国科学院微电子研究所,中国科学院微电子研究所,中国科学院微电子研究所,中国科学院微电子研究所
基金项目:国家重大科技专项(2011ZX02601-002-02)资助
摘    要:介绍了一种适用于堆叠芯片的封装结构。采用层压、机械铣刀开槽等工艺获得Cavity基板,通过引线键合(wire bonding,WB)和倒装焊(flip chip,FC)两种方式实现堆叠芯片与基板的互连,并将堆叠芯片埋入Cavity基板。最后,将包含4款有源芯片和22个无源器件的小系统高密度集成在一个16 mm×16 mm的标准球栅阵列封装(ball grid array,BGA)封装体内。相比较于传统的二维封装结构,该封装结构将封装面积减小了40%,封装高度减小500μm左右,并将堆叠芯片与基板的互连空间增加了2倍。对这款封装结构的设计过程进行了详细的阐述,并验证了该封装设计的工艺可行性。

关 键 词:Cavity基板  堆叠芯片  小型化  高密度
收稿时间:2014-02-12
修稿时间:2014-04-15
本文献已被 CNKI 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号