首页 | 本学科首页   官方微博 | 高级检索  
     

分像素插值算法的VLSI实现
作者姓名:王刚  陈贺新  陈绵书
作者单位:1. 吉林大学 通信工程学院, 长春 130022; 2. 白城师范学院 机械工程学院, 吉林 白城 137000
基金项目:国家自然科学基金资助项目(61171078);白城师范学院重点扶持项目(201308)
摘    要:针对H.264/AVC标准中分像素插值运算复杂度高和存储访问量大的问题, 提出新的分像素插值算法。该算法采用易于硬件实现的4阶滤波器取代6阶滤波器进行分像素插值; 基于算法给出了一种1/4像素精度的8×8 块插补流水线结构。经性能分析和滤波器结构比较表明, 该结构在一个时钟内可以完成32个1/2像素位置的插值运算, 可应用于所有大小块, 且有面积小, 速度快的特点。实验结果表明, 与H.264标准相比, 该算法可以降低15%的空间复杂度, 提高了峰值信噪比, 降低了比特率, 提高了编码性能。

关 键 词:H.264标准  分像素  VLSI结构  空间复杂度  峰值信噪比  比特率  
收稿时间:2013-06-09
本文献已被 CNKI 等数据库收录!
点击此处可从《吉林大学学报(信息科学版)》浏览原始摘要信息
点击此处可从《吉林大学学报(信息科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号