首页 | 本学科首页   官方微博 | 高级检索  
     检索      

异步低功耗RSA电路结构的设计和实现
引用本文:张奇惠,曹健,曹喜信,于敦山,张兴.异步低功耗RSA电路结构的设计和实现[J].北京大学学报(自然科学版),2018,54(6):1351-1354.
作者姓名:张奇惠  曹健  曹喜信  于敦山  张兴
作者单位:北京大学软件与微电子学院,北京,102600;北京大学软件与微电子学院,北京,102600;北京大学软件与微电子学院,北京,102600;北京大学软件与微电子学院,北京,102600;北京大学软件与微电子学院,北京,102600
摘    要:提出一种适用于智能卡和电子标签的异步低功耗RSA电路结构及其模乘电路结构, 使用GTECH的优化方法和BrzCallMux的实现策略, 基于TSMC 130 nm CMOS标准工艺进行ASIC实现。结果表明, 所提出的异步低功耗RSA的面积最低仅为其他RSA面积的4%, 一次加解密时间最低仅为其他RSA加解密时间的0.216%, 功耗最低仅为其他RSA功耗的16.99%。

关 键 词:异步  低功耗  RSA  GTECH  ASIC
收稿时间:2017-09-10

Design and Implementation of an Asynchronous Low Power RSA Circuit Structure
ZHANG Qihui,CAO Jian,CAO Xixin,YU Dunshan,ZHANG Xing.Design and Implementation of an Asynchronous Low Power RSA Circuit Structure[J].Acta Scientiarum Naturalium Universitatis Pekinensis,2018,54(6):1351-1354.
Authors:ZHANG Qihui  CAO Jian  CAO Xixin  YU Dunshan  ZHANG Xing
Institution:School of Software and Microelectronics, Peking University, Beijing 102600
Abstract:An asynchronous low power RSA circuit structure and its modular multiplication circuit structure for smart cards and RFID tags are proposed. By using GTECH optimization scheme and BrzCallMux implementation strategy, ASIC implementation is carried out based on a TSMC 130 nm standard CMOS technology. Experimental results show that the area of the proposed asynchronous low power RSA is only 4% of that of another asynchronous RSA, its average time to perform a cryptographic operation is only 0.216% of that of another asynchronous RSA, and its power consumption is only 16.99% of that of its corresponding synchronous counterpart.
Keywords:asynchronous  low energy  RSA  GTECH  ASIC  
本文献已被 万方数据 等数据库收录!
点击此处可从《北京大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《北京大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号