首页 | 本学科首页   官方微博 | 高级检索  
     

深亚微米并行CRC32编码芯片的设计和实现
引用本文:郭宝增,吴鹏飞. 深亚微米并行CRC32编码芯片的设计和实现[J]. 河北大学学报(自然科学版), 2014, 34(1): 89. DOI: 10.3969/j.issn.1000-1565.2014.01.017
作者姓名:郭宝增  吴鹏飞
作者单位:河北大学电子信息工程学院,河北保定,071002
基金项目:河北省自然科学基金资助项目(F2009000226);河北省教育厅科学研究计划项目(2008308)
摘    要:在分析CRC编码算法的基础上,从传统的串行编码算法着手,推导出适合高速通信的并行算法,通过FPGA(现场可编程门阵列)验证确保算法代码的逻辑功能正确;采用中芯国际simc18(180 nm工艺库)实现了并行CRC32编码芯片的设计.该设计具有编码速度快、占用资源少、低功耗、易于量产等优点.

关 键 词:CRC32  并行  FPGA  Design Compiler  Soc Encounter  

Design and implementation of deep sub-micron parallel CRC32 coding chip
GUO Baozeng,WU Pengfei. Design and implementation of deep sub-micron parallel CRC32 coding chip[J]. Journal of Hebei University (Natural Science Edition), 2014, 34(1): 89. DOI: 10.3969/j.issn.1000-1565.2014.01.017
Authors:GUO Baozeng  WU Pengfei
Abstract:
Keywords:CRC32  Parallel  FPGA  Design Compiler  Soc Encounter  
本文献已被 CNKI 等数据库收录!
点击此处可从《河北大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《河北大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号