首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种结合高精度TDC的快速全数字锁相环
引用本文:姚亚峰,孙金傲,霍兴华,刘建.一种结合高精度TDC的快速全数字锁相环[J].湖南大学学报(自然科学版),2017,44(8):131-136.
作者姓名:姚亚峰  孙金傲  霍兴华  刘建
作者单位:(中国地质大学(武汉) 机械与电子信息学院,湖北 武汉 430074)
摘    要:针对传统全数字锁相环锁相周期长、时间数字转换电路量化误差较大等问题,提出了一种在高分辨率时间数字转换器的基础上能够快速锁相的全数字锁相环.本设计提出的相调模块将量化的相位差还原成时间序列,并在状态机的控制下加入到重构信号中,从而能够在检测到相位差之后的最多两个输入参考时钟周期内使相位一次性对齐,锁相时间控制在0.72μs之内;设计的上升沿检测电路能够在重构与参考信号同频时,准确地检测两者上升沿是否同时到来并给出相应的使能信号,从而在锁相时关闭时间数字转换电路,大大降低了电路的功耗;优化了多时钟多相位的时间数字转换器粗量化的计算方法,提高了粗量化速度,增大了计数器位宽,扩大了测量范围,并且量化误差控制在0.25ns之内.最后完成了整体设计的RTL级建模及仿真,结果证明,该全数字锁相环具有锁相速度快、量化精度高、稳定性好、功耗低、输出频率便于调整等特点.

关 键 词:全数字锁相环  时间数字转换器  相调电路  可编程逻辑门阵列

A Fast All Digital Phase-locked Loop with High Precision TDC
YAO Yafeng,SUN Jinao,HUO Xinghu,LIU Jian.A Fast All Digital Phase-locked Loop with High Precision TDC[J].Journal of Hunan University(Naturnal Science),2017,44(8):131-136.
Authors:YAO Yafeng  SUN Jinao  HUO Xinghu  LIU Jian
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
点击此处可从《湖南大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《湖南大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号