基于多相位量化噪声抑制的分数频率合成器的实现 |
| |
作者姓名: | 王皓磊 仲顺安 党华 |
| |
作者单位: | 北京理工大学信息与电子学院,北京100081;北京理工大学信息与电子学院,北京100081;北京理工大学信息与电子学院,北京100081 |
| |
基金项目: | 国家自然科学基金资助项目(60976025) |
| |
摘 要: | 为抑制Σ-△调制器量化噪声对分数频率合成器输出噪声的影响,提出一种基于多相位分数分频器的频率合成器结构. 该结构可以避免毛刺并且主要电路模块不需要工作在高频,从而相应节省了功耗,同时分频器的输入可以不需要50%的占空比. 通过对比发现,对于环路带宽为1 MHz的宽带情况下的Σ-△分数频率合成器,多相位分频器技术可以减小频率合成器输出频谱的相位噪声达12 dB. 该频率合成器使用UMC 0.18 μm CMOS工艺实现,仿真结果证明它可以满足DVB-H系统协议指标要求.
|
关 键 词: | ∑-△调制器 分数频率合成器 量化噪声抑制技术 多相位分数分频器 |
收稿时间: | 2012-12-14 |
本文献已被 CNKI 万方数据 等数据库收录! |
| 点击此处可从《北京理工大学学报》浏览原始摘要信息 |
|
点击此处可从《北京理工大学学报》下载免费的PDF全文 |
|