首页 | 本学科首页   官方微博 | 高级检索  
     检索      

低功耗33MHz采样频率,10比特流水线结构的模数转换器
引用本文:程闪峰,张洁,闵昊.低功耗33MHz采样频率,10比特流水线结构的模数转换器[J].复旦学报(自然科学版),2001,40(3):335-341.
作者姓名:程闪峰  张洁  闵昊
作者单位:复旦大学专用集成电路与系统国家重点实验室!上海200433
基金项目:亿恒科技公司赞助科研项目
摘    要:介绍了一个 33MHz,10bit,3 3V流水线结构的模数转换器 (ADC) .该ADC采用了一种带预放大级的运算放大器和一种动态比较器来降低功耗 ;采用了电荷泵电路来提升时钟信号的电压 ;采用了一个恒跨导偏置电路 .本芯片在 0 35 μmCMOS工艺上实现 ,芯片面积为 1 2× 0 .4mm2 .芯片工作在 33MHz时功耗为 6 9 4mW ,采样 16MHz正弦信号时的信噪比 (SNDR)为 5 8 4dB .

关 键 词:模数转换器  流水线  动态比较器  预放大器  电荷泵  模数转换电路
文章编号:0427-7104(2001)03-0335-07

A Low Power 33MSample/s, 10 BitPipeline Architecture ADC
CHENG Shan feng,ZHANG Jie,MIN Hao.A Low Power 33MSample/s, 10 BitPipeline Architecture ADC[J].Journal of Fudan University(Natural Science),2001,40(3):335-341.
Authors:CHENG Shan feng  ZHANG Jie  MIN Hao
Abstract:
Keywords:analog  to  digital converter  pipeline  dynamic comparator  preamplifier  charge pump
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号