基于SRIO的FPGA间数据交互系统设计与应用 |
| |
作者姓名: | 张德民 李明 李杨 邱智慧 |
| |
作者单位: | 重庆邮电大学 移动通信技术重庆市重点实验室,重庆 400065;重庆邮电大学 移动通信技术重庆市重点实验室,重庆 400065;重庆邮电大学 移动通信技术重庆市重点实验室,重庆 400065;重庆邮电大学 移动通信技术重庆市重点实验室,重庆 400065 |
| |
基金项目: | 国家科技重大专项(2011ZX03001-003-01) |
| |
摘 要: | 基于时分长期演进(time division long term evolution,TD-LTE)射频一致性测试系统中数据交互的分析研究,为了很好地满足现场可编程门阵列(field programmable gate array,FPGA)间的大容量数据交互,设计了一种高速的嵌入式技术串行高速输入输出口(serial rapid IO,SRIO),实现2块FPGA芯片间的互连,保证在TD-LTE系统中上行和下行数据处理的独立性和交互的便捷。基于Xilinx公司的Virtex-6系列XC6VLX475T芯片,给出了SRIO接口的整体性设计方案,经过ModelSim软件仿真,确定适合项目需要的数据交互的格式类型和事务类型,对接口代码进行综合、板级验证、联机调试等,在ChipScope软件上对比分析数据传输的正确性,通过测试模块统计比较发送和接收信号的误比特率,确定了SRIO接口在高速数据传输的稳定性和可靠性,成功验证了SRIO接口在FPGA之间数据的互连互通,并将该方案作为一种新的总线技术应用于TD-LTE射频一致性测试仪系统开发中。
|
关 键 词: | 时分长期演进(TD-LTE) 串行高速输入输出口(SRIO) 现场可编程门阵列(FPGA) 数据交互 数字信号处理(DSP) |
收稿时间: | 2013-03-05 |
修稿时间: | 2013-10-18 |
本文献已被 CNKI 等数据库收录! |
| 点击此处可从《重庆邮电大学学报(自然科学版)》浏览原始摘要信息 |
|
点击此处可从《重庆邮电大学学报(自然科学版)》下载全文 |
|