首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD/FPGA的PCI仲裁器实现
引用本文:孙方 代作晓 华建文 窦秀明. 基于CPLD/FPGA的PCI仲裁器实现[J]. 科学技术与工程, 2006, 6(22): 3634-3636
作者姓名:孙方 代作晓 华建文 窦秀明
作者单位:中国科学院上海技术物理研究所,上海,200083;中国科学院上海技术物理研究所,上海,200083;中国科学院上海技术物理研究所,上海,200083;中国科学院上海技术物理研究所,上海,200083
基金项目:中国科学院上海技术物理研究所创新项目(No.070715)资助
摘    要:介绍了PCI仲裁的原理,在此基础上描述了基于CPLD/FPGA的一种具有循环优先级通用的PCI仲裁器设计方案,并采用Verilog硬件描述语言设计实现,给出了仿真结果。

关 键 词:PCI总线  仲裁器  PCI规范  循环优先级  有限状态机
文章编号:1671-1815(2006)22-3634-03
收稿时间:2006-06-28
修稿时间:2006-06-28

Design of PCI Arbiter Based on CPLD/FPGA
SUN Fang,DAI Zuoxiao,HUA Jianwen,DOU Xiuming. Design of PCI Arbiter Based on CPLD/FPGA[J]. Science Technology and Engineering, 2006, 6(22): 3634-3636
Authors:SUN Fang  DAI Zuoxiao  HUA Jianwen  DOU Xiuming
Abstract:The basic principle of PCI bus arbitration and the characteristic of CPLD/FPGA are described. The design of PCI arbiter based on circular priority algorithm is realized with Verilog HDL. The simulation result is given.
Keywords:PCI bus arbiter PCI specification circular priority algorithm finite state machine
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号