首页 | 本学科首页   官方微博 | 高级检索  
     检索      

Turbo码编码器IP核设计及验证
引用本文:武凯,李明,刘玲,陆桂富.Turbo码编码器IP核设计及验证[J].上海大学学报(自然科学版),2006,12(5):462-466.
作者姓名:武凯  李明  刘玲  陆桂富
作者单位:1. 上海大学,机电工程与自动化学院,上海,200072
2. 上海大学,微电子研究与开发中心,上海,200072
摘    要:深入研究了Turbo码编译码理论,结合IMT-2000中W-CDMA标准进行编码器IP核设计,实现了两个分量编码器同时归零;对数据采用流水处理,并在内部加入了并串转换,使其方便地应用于编码器验证平台的SOPC系统中;采用Quartus Ⅱ开发工具在APEX20KE系列FPGA芯片上实现了具有高速性、可变码率的编码器,器件综合后最高频率达120MHz,可以用于第三代移动通信系统。

关 键 词:Turbo码  编码器  QuartusⅡ  IP核
文章编号:1007-2861(2006)05-0462-05
收稿时间:2005-10-15
修稿时间:2005年10月15

Design and Verification of Turbo Encoding IP Core
WU Kai,LI Ming,LIU Ling,LU Gui-fu.Design and Verification of Turbo Encoding IP Core[J].Journal of Shanghai University(Natural Science),2006,12(5):462-466.
Authors:WU Kai  LI Ming  LIU Ling  LU Gui-fu
Abstract:
Keywords:
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号