首页 | 本学科首页   官方微博 | 高级检索  
     检索      

改进解耦双同步坐标系锁相环在谐波和电压不平衡下的性能
引用本文:王佳浩,潘欢,纳春宁.改进解耦双同步坐标系锁相环在谐波和电压不平衡下的性能[J].科学技术与工程,2019,19(13).
作者姓名:王佳浩  潘欢  纳春宁
作者单位:宁夏大学物理与电子电气工程学院,银川,750021;宁夏大学物理与电子电气工程学院,银川750021;宁夏电力能源安全重点实验室,银川750004
基金项目:国家自然科学基金项目(面上项目,重点项目,重大项目)
摘    要:针对解耦双同步坐标系锁相环(decoupled double synchronous reference frame phase locked loop,DDSRF-PLL)锁定频率和相位的性能不佳,检测频率和相位误差存在较大畸变和振荡等问题,结合二阶广义积分器(second order generalized integrators,SOGI)的优势,提出了一种改进的DDSRF-PLL结构(improved DDSRF-PLL,IDDSRF-PLL)以弥补传统DDSRF-PLL性能方面的不足。IDDSRF-PLL利用了SOGI的滤波能力,能够有效地衰减电网电压中的谐波,快速而准确地锁定相位和频率,有效地实现并网需求。MATLAB/Simulink仿真结果表明,电网谐波干扰和电压不平衡谐波畸变时,IDDSRF-PLL可以有效地抑制谐波,实现响应超调小、稳态精度高的检测效果。

关 键 词:锁相环  解耦双同步坐标系  二阶广义积分器  谐波畸变  三相不平衡
收稿时间:2018/11/13 0:00:00
修稿时间:2019/3/11 0:00:00

The Performance of Improved Decoupled Double Synchronous Reference Frame PLL under Harmonic and Voltage Unbalances
WANG Jia-hao and.The Performance of Improved Decoupled Double Synchronous Reference Frame PLL under Harmonic and Voltage Unbalances[J].Science Technology and Engineering,2019,19(13).
Authors:WANG Jia-hao and
Institution:School of Physics Electronic-Electrical Engineering , Ningxia University,
Abstract:The performance of locking frequency and phase of decoupled double synchronous reference frame phase-locked loop (DDSRF-PLL) is not well and estimated frequency and phase errors have distortion and oscillation when the voltage have harmonic and three-phase imbalance.
Keywords:phase  locked loop  decoupled double  synchronous reference  frame    second-order  generalized integrator  harmonic distortions  three-phase  unbalances
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号