首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种基于状态机的总线桥设计
引用本文:张振,张溯.一种基于状态机的总线桥设计[J].合肥工业大学学报(自然科学版),2004,27(4):380-383.
作者姓名:张振  张溯
作者单位:1. 合肥工业大学,计算机与信息学院,安徽,合肥,230009
2. 合肥工业大学,电,气与自动化工程学院,安徽,合肥,230009
基金项目:国家863重大专项基金资助项目(2002AA1Z1730),科技部重要技术标准研究专项资助项目(2002BA906A07)
摘    要:随着半导体工艺技术的飞速发展,系统芯片SOC正逐渐成为集成电路设计中的主流发展趋势,基于IP重用的设计方法是提高SOC设计效率的有效途径。SOC设计通常采用层次化片上总线的体系结构,不同的IP集成在不同类型的总线上。为了实现SOC中集成在不同总线上的IP之间进行有效通信,可以采用设计总线桥的方法。文章提出了一种基于状态机的总线桥设计方法,设计结果通过了RTL功能验证。

关 键 词:片上总线  总线桥  状态机
文章编号:1003-5060(2004)04-0380-04
修稿时间:2003年11月9日

A bus bridge design based on finite state machine
ZHANG Zhen,ZHANG Su.A bus bridge design based on finite state machine[J].Journal of Hefei University of Technology(Natural Science),2004,27(4):380-383.
Authors:ZHANG Zhen  ZHANG Su
Institution:ZHANG Zhen~1,ZHANG Su~2
Abstract:With the rapid development of semiconductor technology, the system on chip(SOC) has become the main trend of design of the integrated circuit(IC),and the Intellectual Property(IP) reuse-based design can improve the efficiency of designing the SOC. In the SOC design,the hierarchical on-chip-bus architecture is usually adopted,and different IPs are integrated on different types of buses. With the bus bridge,the communication between different IPs which integrated on different buses of the SOC can be realized. In the paper,a bus bridge design based on state machine is presented. The implementation has passed the register transfer(RT) level simulation.
Keywords:on-chip-bus  bus bridge  finite state machine(FSM)
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号