首页 | 本学科首页   官方微博 | 高级检索  
     检索      

多芯片组件中时钟线无时延偏差的改进四通孔(v4R)算法
引用本文:陈清华,李征帆,王欣.多芯片组件中时钟线无时延偏差的改进四通孔(v4R)算法[J].上海交通大学学报,2004,38(2):244-247.
作者姓名:陈清华  李征帆  王欣
作者单位:上海交通大学,电子工程系,上海,200030
基金项目:国家自然科学基金资助项目(69931020)
摘    要:由于多芯片组件(MCM)布线中所使用的四通孔(v4R)算法在时钟线网布线中不考虑其无时延偏差的特殊布线要求,会使同步功能失控。针对这一缺陷,对MCM的时钟布线提出了一种新的方法。通过引入MMM(Method of Meansand Medians)方法,使得自动布线结果中,时钟源点到各作用单元的时延相等,从而改进了v4R算法。

关 键 词:多芯片组件  时钟线网布线  四通孔算法
文章编号:1006-2467(2004)02-0244-04
修稿时间:2003年3月22日

Balance Multi-Chip Module (MCM) Clock Skew Using Improved Four-via Routing Algorithm
CHEN Qing-hua,LI Zheng-fan,WANG Xin.Balance Multi-Chip Module (MCM) Clock Skew Using Improved Four-via Routing Algorithm[J].Journal of Shanghai Jiaotong University,2004,38(2):244-247.
Authors:CHEN Qing-hua  LI Zheng-fan  WANG Xin
Abstract:Because the four-via routing algorithm does not take the requirement of no timing delay in multi-chip module (MCM) clock routing into consideration, there will be a skew among the clock pins. This paper presented a new method, which combines the Method of Means and Medians and v4R algorithm, to balance the skew of clock net, and thus imoprove the v4R algorithm.
Keywords:multi-chip module (MCM)  clock net routing  four-via routing (v4R) algorithm
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号