首页 | 本学科首页   官方微博 | 高级检索  
     检索      

LDPC编码的FPGA实现
引用本文:石雷,赵旦峰,薛睿,刘腾宇.LDPC编码的FPGA实现[J].应用科技,2007,34(12):28-31.
作者姓名:石雷  赵旦峰  薛睿  刘腾宇
作者单位:哈尔滨工程大学,信息与通信工程学院,黑龙江,哈尔滨,150001
摘    要:低密度奇偶校验码(简称LDPC码)是目前距离香农限最近的一种线性纠错码,它的直接编码运算量较大,通常具有码长的二次方复杂度.为此,利用有效的校验矩阵,来降低编码的复杂度,同时研究利用大规模集成电路实现LDPC码的编码.在ISE8.2软件平台上采用基于FPGA的Verilog HDL语言实现了有效的编码过程,为LDPC码的硬件实现和实际应用提供了依据.

关 键 词:LDPC码  校验矩阵  FPGA实现
文章编号:1009-671X(2007)12-0028-04
收稿时间:2007-06-05
修稿时间:2007年6月5日

Realization of FPGA for LDPC encoding
SHI Lei,ZHAO Dan-feng,XUE Rei,LIU Teng-yu.Realization of FPGA for LDPC encoding[J].Applied Science and Technology,2007,34(12):28-31.
Authors:SHI Lei  ZHAO Dan-feng  XUE Rei  LIU Teng-yu
Abstract:Low-density parity-check code(LDPC code) is a kind of linear error-correcting code nearest to Shannon Limit.For LDPC code,the computational overhead for direct encoding operations is large,as the complexity of encoding is the square of the length of codeword.Hence,this paper reduces the complexity of coding by using effective parity-check matrix,and realizes the encoding device for LDPC code by use of large-scale integrated circuits.The effective encoding process based on FPGA with Verilog HDL language is implemented on ISE 8.2 software platform,providing a feasible basis for hardware implementation and practical application of LDPC code.
Keywords:LDPC codes  parity-check matrix  FPGA realization
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号