基于FPGA神经网络PID控制器设计 |
| |
作者姓名: | 郭耀华 |
| |
作者单位: | 唐山学院信息工程系 |
| |
摘 要: | 本文提出了一种采用FPGA实现神经网络PID控制器的设计方法。首先在理论上设计三层BP_PID控制器。其次在FPGA芯片上实现了设计的BP_PID控制器,利用VHDL语言采用自上而下的设计方法,设计了BP_PID控制器的各个模块,并在Quartus中进行了时序仿真测试。仿真结果表明,设计过程合理,硬件实现结果正确,为在工业控制领域广泛应用智能控制算法的硬件电路实现创造了条件。
|
关 键 词: | BP神经网络 PID控制 现场可编程门阵列 |
本文献已被 维普 等数据库收录! |
|