高精度轨对轨CMOS峰值检测电路设计 |
| |
作者姓名: | 王开贤 邬齐荣 高鑫 李美光 汤恩松 |
| |
作者单位: | 四川大学物理科学与技术学院微电子技术四川省重点实验室,成都,610064;四川大学物理科学与技术学院微电子技术四川省重点实验室,成都,610064;四川大学物理科学与技术学院微电子技术四川省重点实验室,成都,610064;四川大学物理科学与技术学院微电子技术四川省重点实验室,成都,610064;四川大学物理科学与技术学院微电子技术四川省重点实验室,成都,610064 |
| |
基金项目: | 四川大学首届"大学生创新性实验计划"基金项目重点项目 |
| |
摘 要: | 介绍了一种高精度轨对轨CMOS峰值检测电路设计。基于信号“先缩小后放大”,在MOS采样开关管控制下电源对存储电容充电,该电路实现了轨对轨峰值检测,降低了检测电路的工作电流,提高了MOS开关管的速度和峰值检测的精度。该电路设计基于CSMC 0.5 um CMOS工艺,采用了5 V单电源,检测精度小于1 mV ,检测电压范围为0~Vdd ,整个检测电路的静态电流消耗为2 mA,正常工作频率为0.1 HZ~10 KHz。
|
关 键 词: | 峰值检测 轨对轨 采样 CMOS差动放大器 同相比例运算电路 |
收稿时间: | 2008-09-15 |
修稿时间: | 2008-09-30 |
本文献已被 万方数据 等数据库收录! |
| 点击此处可从《四川大学学报(自然科学版)》浏览原始摘要信息 |
|
点击此处可从《四川大学学报(自然科学版)》下载全文 |
|