首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   333篇
  免费   5篇
  国内免费   5篇
系统科学   10篇
丛书文集   10篇
教育与普及   1篇
现状及发展   1篇
综合类   321篇
  2021年   1篇
  2017年   1篇
  2015年   2篇
  2014年   7篇
  2013年   4篇
  2012年   10篇
  2011年   15篇
  2010年   26篇
  2009年   33篇
  2008年   30篇
  2007年   34篇
  2006年   42篇
  2005年   32篇
  2004年   26篇
  2003年   28篇
  2002年   24篇
  2001年   13篇
  2000年   4篇
  1999年   3篇
  1998年   3篇
  1997年   2篇
  1995年   1篇
  1993年   1篇
  1990年   1篇
排序方式: 共有343条查询结果,搜索用时 14 毫秒
1.
DES算法的一种电路逻辑模型及实现方案   总被引:1,自引:0,他引:1  
密码技术是信息安全的关键技术 ,密码算法的快速实现日益重要 ,解决这一问题的有效途径之一是采用CPLD/FPGA实现算法。通过对数据加密标准DES算法的分析 ,设计了一种针对该算法的电路模型 ,并给出了基于Altera公司的CPLD的实现方案。针对DES算法的关键部分S盒 ,讨论了几种可能的设计方案 ,给出了优化结果 ,并对结果做出比较。该算法已经下载到FLEX10K30E器件内 ,加 /解密速度可达 2 0 0Mbps以上  相似文献   
2.
介绍了EDA开发工具软件MAX PlusII的主要功能;VHDL语言在进行硬件电路描述时所具有的多层次描述系统硬件功能的能力,以及在程序编译时易出现的问题。  相似文献   
3.
基于VHDL的时延Petri网仿真   总被引:2,自引:2,他引:0  
在实时控制系统中,常常需要使用时延Petri网对系统进行建模、分析.作者提出了用硬件描述语言对时延Petri网进行描述,用VHDL语言中的wait语句和after语句来模拟Petri网中的时延特性,通过EDA软件工具对时延Petri网进行仿真,获得系统的动态性能,这为时延Petri网的分析提供了新的路径,并为控制系统的设计和电路实现奠定了基础.文章最后给出了一个实例,仿真波形表明了这种方法的正确性.  相似文献   
4.
介绍了循环码编译码系统的特点。以一个(15,6)循环码为例,使用硬件描述语言VHDL对该系统进行了设计,并使用FPGA对描述电路进行了综合,得到了该系统的顶层电路,最后下载到PLD芯片上。  相似文献   
5.
本文介绍一种适合高校电子信息专业的EDA软件MAX+PLUSⅡ,阐述使用MAX+PLUSⅡ软件设计交通信号灯自动定时控制系统的过程.本设计在GW48-CK实验箱上进行了下载,验证了整个设计的正确性.  相似文献   
6.
面向VHDL语言的专用智能编辑器   总被引:1,自引:1,他引:0  
目的设计面积超高速集成电路硬件描述语言的专用智能编辑器。方法使用散列表记忆各类标识符方法,动态地分析当前输入状态,完成VEditor的功能设置。结果该编辑器汇聚了目前流行的各类通用程序编辑器的优点,同时具有其独特的功能-标识符自动记忆,语句联想式输入及简单词法,语法错误的报错功能,结论实现了一个功能齐全的编辑器。  相似文献   
7.
可变2n点流水线FFT处理器的设计与实现   总被引:1,自引:1,他引:1  
设计一种可以连续计算N点复数序列傅里叶变换(FFT)的流水线结构处理器,其序列长度N(为2的幂)可变.流水线结构由乒乓存储器将基本运算模块级联而成,对输入数据的顺序以及流水运算的级数加以控制便可计算不同长度序列FFT.给出了由序列长度控制输入数据倒序、旋转因子寻址以及数据输出的实现方法.数据采用块浮点表示,提高了运算精度.用硬件描述语言VHDL在寄存器传输级(RTL级)进行描述,并在单片FPGA上实现.该芯片可工作在80 MHz,连续计算时,处理长度为1 024点的序列仅需12.8 μs.  相似文献   
8.
采用CPLD的智能型多功能数字测频仪   总被引:6,自引:0,他引:6  
介绍以89C51为CPU,采用CPLD作测试电路的智能型多功能数字测频仪。系统具有频率/周期测试、脉宽/占空比测试及显示功能。文中详尽介绍了系统的工作原理及硬件电路和软件设计。  相似文献   
9.
利用VHDL设计电路的简化问题   总被引:1,自引:0,他引:1  
利用VHDL设计电路是目前对于较复杂的电路系统进行设计时的最好选择,但设计中如何进行电路的简化直接关系到电路的复杂度及可靠性。本文分析了VHDL设计中容易引起电路复杂化的原因,提出了相应的解决方法。  相似文献   
10.
本设计是应用CPLD器件的特点和应用范围,利用VHDL硬件描述语言以及原理图的输入方式设计出占空比可调的半整数分频器,从而满足根据更改N值来实现不同分频系数分频器的设计要求。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号