首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   6篇
  免费   0篇
教育与普及   1篇
综合类   5篇
  2020年   1篇
  2006年   2篇
  2000年   2篇
  1998年   1篇
排序方式: 共有6条查询结果,搜索用时 46 毫秒
1
1.
利用DNA链置换反应分别求解二输入和三输入异或门逻辑电路.对于二输入异或门电路,将不同输入值编译成不同数量输入链,将特定数量的输入链加入反应器中,与反应器中的反应链发生链置换反应,充分反应后,通过判断检验器中绿色荧光分子明灭从而得到异或门电路的解;二输入异或门逻辑电路可以推广到三输入异或门逻辑电路.该方法具有操作简单,实验成本低,可行性高等优点.  相似文献   
2.
利用量子异或门和Hadamard旋转门,设计了Shor量子纠错码的编码量子线路,提出了两种纠错方案以及实现这两种纠错方案的量子线路.  相似文献   
3.
通过分析异或门的特点及功能,阐述少变量逻辑函数基于异或门组合逻辑电路设计原理与方法,并举例说明。  相似文献   
4.
量子计算机   总被引:2,自引:0,他引:2  
刘正东  林宇 《自然杂志》1998,20(2):93-98
本文介绍了量子计算机的研究背景及其现状,其中详述了它的基本组成部分、量子逻辑门的工作机理,以及量子计算机通过并行理论将经典的O(exp(N))问题化成O(N~c)问题来解决的过程.另外,本文还综述了量子计算机目前面临的诸如去相干等若干问题以及科学家们为此正在做的工作.  相似文献   
5.
低功耗异或同或电路的设计研究   总被引:1,自引:0,他引:1  
提出了2种传输管实现的新型低功耗异或门结构,UPPL(Unsymmetrical Push Pull Pass Transistor Logic)结构和CPPL(Complementary Push Pull Pass Transistor Logic)结构,两者均为非互补输入,互补输出,都能够同时产生异或和同或信号,且输出为全摆幅电压。对新结构在0.18μm工艺1.8V电压下进行了hspice仿真,与已有同类电路在速度、功耗和功耗延迟乘积方面进行了比较。UPPL结构和CPPL结构与2003年Mohamed Elgamel提出的最新设计相比,空负载时,功耗延迟乘积项分别有61.0%和58.4%的降低;扇出为3时,分别有25.3%和45.3%的降低。  相似文献   
6.
利用量子异或门和Hadamard旋转门,设计了Shor量子纠错码的编码量子线路,提出了两种纠错方案以及实现这两种纠错方案的量子线路。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号