首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   78篇
  免费   3篇
  国内免费   1篇
丛书文集   8篇
综合类   74篇
  2022年   1篇
  2021年   1篇
  2019年   1篇
  2014年   1篇
  2012年   1篇
  2011年   2篇
  2010年   2篇
  2009年   8篇
  2008年   4篇
  2007年   4篇
  2006年   9篇
  2005年   8篇
  2004年   12篇
  2003年   7篇
  2002年   7篇
  2001年   5篇
  2000年   4篇
  1999年   2篇
  1998年   3篇
排序方式: 共有82条查询结果,搜索用时 16 毫秒
1.
利用先进的虚拟仪器软件,实现微机与单片机之间的通讯,利用PC计算机显示功能模拟传统仪器的控制面板,用图形化G语言代替传统的编程方法,简化了软件的工作量,是一种具有实用价值的应用系统。它的核心就是“用软件代替硬件”,可以节省大量的用于购买硬件的资金,具有很高性能价格比,而且具有推广价值。也体现了测试技术与计算机更深层次的结合,在工程应用和社会经济效益方面具有优势。  相似文献   
2.
在计算机冗余控制和分布式测控系统中,MCS-51系列单片机主要是通过串行接口来实现主从式的多机系统的通信.在系统中经常出现主机瘫痪的现象,可以利用MC14053芯片来解决这一问题。  相似文献   
3.
陈亮  项学智 《应用科技》2006,33(6):77-79
条码读取系统基于COGNEX公司的可编程一体化相机In-Sight1000设计,采用Visual C#.NET实现控制相机识别条码信息的客户端应用程序.用户通过客户端程序中的串行通信模块向相机发送Native模式命令,使相机完成一系列识别条码的操作,继而识别结果也将通过串行接口返回给客户端.基于以上设计的系统已得以实现并可投入实际使用.  相似文献   
4.
热敏电阻伏安特性自动测试系统   总被引:6,自引:0,他引:6  
利用PC机通过RS-232C标准串行接口同智能万用表组成自动测试系统,通过并行打印接口控制外围接口电路,实现电压程序控制及通道自动转换,并实现了对热敏电阻伏安特性曲线的自动测试和自动数据处理。该系统能同时对10只热敏元件进行测试,各个通道具有单元单独击穿自动保护电路,程序VISUAL C++6.0语言编写。  相似文献   
5.
梅玉龙  张黔成 《科技信息》2009,(23):I0082-I0082
数据通信是数控设备程序和参数输入输出的主要方式之一,随着制造业信息化的发展,其应用越来越广泛,并直接关系到数控设备的使用效能,明确数据通信的相关概念和实际操作,有利于提高数控设备的应用水平。  相似文献   
6.
阐述了计算机接口的类型及特点,给出了多种计算机接口的适用范围,及计算机与外部设备之间的接口连接,着重分析了两台计算机之间如何通过接口来实现连接及系统设置。  相似文献   
7.
异步串行接品是嵌入式计算机系统中与其他设备信息交换的通道,在几乎所有的系统设计中都要用到,接口电路设计的好坏至关重要。文章主要介绍了两种采用MAXIM公司芯片实现的用于抗恶劣环境的接口电路,可防止外界对系统的影响。  相似文献   
8.
分析了四种主要串行接口电气性能以及不同的应用特点,并结合笔者的实际应用体会,对串行接口的通信协议软件编制和操作系统环境提出了值得读者注意的问题和建议。  相似文献   
9.
一种用于接收器的高精度片上匹配电阻电路   总被引:1,自引:0,他引:1  
接收器电路是高速串行接口电路中关键模块.基于数字化模拟电路和负反馈动态调整技术设计了一种用于高速串行接口USB2.0接收器的高精度片上匹配电阻电路.使用TSMC(Taiwan Semiconductor Manufacturing Company Ltd)的CMOS 0.25 um混合信号模型,在Cadence软件环境下用spectre仿真器模拟,结果表明在500Mbps的高速时钟信号作用下,所设计的匹配电阻阻值稳定在[44.3Ω,45.6Ω]范围内,最大稳定时间6μs,平均误差±1.45%,最大误差1.56%;整合了这种高精度片上电阻的USB2.0接收器可以正确接收500 Mbps高速串行数据.  相似文献   
10.
为了解决光模块中高功耗芯片恶化激光调制器性能,以及解决收发端时钟基准偏差导致误码率高的问题,设计了一款低功耗高抖动容限的时钟数据恢复电路(CDR)。通过采用压控振荡器(VCO)型全速时钟的CDR系统架构和电感峰化的时钟缓冲技术,降低了CDR芯片的功耗;通过在CDR积分通路中引入零点补偿电阻,提高了CDR的抖动容限。该CDR采用CMOS 65 nm工艺设计和1.1 V电源供电,后端仿真结果表明:当CDR电路工作在28 Gbps时,功耗是2.18 pJ/bit,能容忍的固定频差是5 000 ppm,恢复时钟的抖动峰峰值是5.6 ps,抖动容限达到了设计指标,且满足CIE-25/28G协议规范。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号