首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  免费   0篇
系统科学   1篇
综合类   4篇
  2017年   1篇
  2009年   1篇
  2008年   1篇
  2006年   1篇
  2004年   1篇
排序方式: 共有5条查询结果,搜索用时 0 毫秒
1
1.
分析了无线通信领域频率综合器的关键模块高速预分频器(prescaler)的设计方法,并根据电路要求设计了一个适用于WLAN 802.11a/b/g标准的14/16双模相位开关预分频器.该电路采用SMIC 0.18μm CMOS工艺实现,总芯片面积470μm×420μm.测试结果表明在1.8 V电源电压下它的正常分频范围高达1.46~6 GHz.当输入频率为6 GHz时,电路在14和16两种分频模式下相位噪声分别为-117.70 dBc/Hz@10 kHz和-118.36 dBc/Hz@10 kHz.  相似文献   
2.
本文设计了一款应用于无线体域网的全数字超宽带脉冲发射机.采用开环工作的延时线得到不同的延时信号,再由边沿合成器将多路延时信号合成为具有较高中心频率的短时方波脉冲信号,该短时方波脉冲信号经过输出驱动模块及带通滤波电路整形成为超宽带脉冲信号.芯片采用中芯国际0.13μm RF CMOS实现,面积为1 118μm×873μm.测试结果表明,发射机输出脉冲信号的最大幅度为220mV,信号-10dB带宽可在0.9~1.5GHz之间调节,脉冲信号中心频率在3.2~4.4GHz范围内可配置,当脉冲重复速率为15Mb/s、信号带宽为0.9GHz,输出信号设置为最大幅度时,芯片功耗为0.9mW.  相似文献   
3.
一种适合于高速、高精度ADC的采样/保持电路   总被引:1,自引:0,他引:1  
采用非复位结构,在SMIC0.18μm CMOS工艺下,设计并实现了一种采样/保持电路,其性能满足10位精度、100MS/s转换速率的ADC的要求.电路在0~125℃,三种工艺角下仿真,其性能均满足要求;T/H电路的核心—OTA,经流片并测试,结果表明其功能正确,功耗与仿真值一致。  相似文献   
4.
蓝牙集成接收机中前端电路的设计   总被引:3,自引:2,他引:3  
介绍了一种蓝牙低中频接收机前端电路的设计,包括低噪声放大器(LNA)、Gilbert型混频器(Mixer)、有源复数滤波器(ACF)。利用改进的Gilbert型混频器,实现Mixer与ACF之间的直接电流耦合,避免Mixer与ACF之间需要引入的电压增益级,降低了系统功耗,同时也改善了Mixer的噪声性能。基于0.35μm工艺,对电路的仿真表明电路性能满足接收机的要求。  相似文献   
5.
采用0.18μm CMOS工艺设计并实现了一个用于IEEE 802.11 b无线局域网的射频发送芯片.该芯片采用了直接转换的架构来最大限度地减少片上和片外的元器件,从而达到低功耗、低成本的目的.当以0 dBm的功率发送11 Mb/s的数据时,发送机的误差矢量幅度的峰值(peak EVM)小于13%(rms值约为7.24%),并且发送信号频谱满足802.11 b的频谱罩要求.整个芯片的面积包括pads为2.5 mm×2 mm,由1.8 V单电源供电,功耗为63 mW.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号