首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   14篇
  免费   0篇
综合类   14篇
  2014年   2篇
  2011年   1篇
  2009年   2篇
  2008年   1篇
  2007年   3篇
  2006年   2篇
  2005年   1篇
  2004年   1篇
  2002年   1篇
排序方式: 共有14条查询结果,搜索用时 15 毫秒
1.
分析了高压栅极驱动集成电路热耗散产生的原因和隔离技术的特点,研制出一种新型的700VBCD工艺栅驱动集成电路.通过减小LDMOS电流和开启时间降低芯片高速工作时的发热量,配合电路设计调整了BCD工艺,解决了高功耗和地线浮动等制约其发展和应用的难题.仿真和测试结果表明,该集成电路工作在1MHz,400V时,总功耗仅为0.4W.  相似文献   
2.
讨论高压LDMOS阈值电压的温度特性,并给出了它的温度系数计算公式.根据计算结果,可以得到以下结论:通过提高沟道掺杂浓度或减少栅氧化层能够降低阈值电压随温度的变化.阈值电压的温度系数可以用温度的线性表达式来计算,从而可以得出功率LDMOS阈值电压的温度系数最优化分析.  相似文献   
3.
基于ADS(advanced design system)仿真平台,采用谐波平衡法设计LDMOS(laterally diffused metal oxide semiconductor)射频功率放大器.选择飞思卡尔公司的功率管MW6S004N,采用负载牵引和源牵引技术实现输入和输出端口的阻抗匹配,并采用电路原理图与版图协同仿真技术完成了放大器的设计.结果表明:基于负载牵引和源牵引的阻抗匹配技术可减小调试成本、缩短设计周期;采用谐波平衡法可加快仿真的速度,采用协同仿真方法可提高仿真结果的准确性.  相似文献   
4.
揭荣金  马凤岚 《江西科学》2007,25(6):769-771
LDMOS功率放大器热效应会导致放大器的性能恶化,在LDMOS场效应管自热效应模式的基础上分析和仿真了一种最小化器件热效应得偏置电路设计。实验结果证实了偏置电路的仿真设计方法的有效性。  相似文献   
5.
n阱LDMOS伏安特性线性区的分析   总被引:1,自引:0,他引:1  
对小电压下的LDMOS伏安特性线性区进行了分析。为了避免求解复杂的偏微分方程并且得到解析的结果,这里采用了将场区等效为积累层电阻、扩展电阻、体电阻和漏极分布电阻的串联等效电路。根据LDMOS的结构特点分别给出了各个电阻的具体计算方法。最后给出了精确的LDMOS导通电阻表达式。  相似文献   
6.
分析了高压LDMOS在-27℃至300℃温度范围内的温度特性,并给出了阈值电压温度系数的计算公式.根据计算结果,可以得到以下结论:高压LDMOS的阈值电压温度系数在相当宽的温区内是一常数;可用温度的线性表达式来计算阈值电压温度系数;薄栅氧化层和高沟道掺杂浓度可减小高压功率LDMOS的阈值电压温度系数.  相似文献   
7.
加场极板LDMOS的击穿电压的分析   总被引:1,自引:0,他引:1  
LDMOS中加入电场控制极板是一种有效的提高其击穿电压的方法,本文分析了PDP选址驱动芯片的LDMOS场极板对其漏击穿电压的影响,指出了场极板的分压作用和场极板边缘效应对击穿电压的影响,给出击穿电压的计算公式,计算结果与实验能够吻合,说明了给出的公式是正确的。  相似文献   
8.
横向高压器件是智能功率集成电路的核心器件,而漂移区结构参数是影响器件导通和击穿性能的重要因素。为此,提出了LDMOS三种经典结构的导通电阻模型并研究了漂移区结构参数对导通电阻的影响,它们分别是:Single RESURF,Double RESURF,Dual conduction layer结构。然后借助这些模型研究了漂移区掺杂浓度、漂移区长度、漂移区厚度对器件导通电阻的影响。利用MATLAB计算相同器件参数下模型的解析结果。对比模型的解析结果和仿真结果,发现解析结果和仿真结果基本一致,证明了解析模型的正确性。  相似文献   
9.
基于0.5μm CMOS工艺,考虑面积、功耗和工作状态中电容容值等因素,采用LDMOS电容来实现高精度频率的振荡器.一般的CMOS电容特性是非单调变化的,而LDMOS电容只工作在积累区和耗尽区,电容特性可近似理想电容.仿真和测试结果表明,在电源电压1.5~5 V大范围变动的情况下,振荡频率稳定性高,达到设计预期效果.在给电容充电用的静态电流只有40 nA的低电流条件下,振荡器模块中电容的版图面积只有65 μm×65 μm,而且LDMOS工艺和CMOS工艺兼容,可以在不增加工艺复杂度的前提下,用较小的版图面积产生高精度时钟信号.  相似文献   
10.
利用SILVACO TCAD工艺仿真和器件仿真软件研究了110V体硅LDMOS器件的几个重要参数对器件耐压特性的影响,研究结果表明,漂移区剂量存在一个最优值,过大将导致漂移区难以耗尽而使得沟道与漂移区边界发生击穿,而过小则导致漂移区迅速耗尽而在漏端表面发生击穿;衬底浓度低对提高开态击穿电压有一定效果,但低浓度衬底难以在CMOS工艺中使用;场氧与P阱和漂移区的PN结界面距离在零或者略大于零时器件耐压性有最优值;栅极板长度存在最优值,栅极板过长或过短都将使得器件的击穿电压有所降低。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号