全文获取类型
收费全文 | 630篇 |
免费 | 7篇 |
国内免费 | 25篇 |
专业分类
系统科学 | 16篇 |
丛书文集 | 27篇 |
教育与普及 | 19篇 |
理论与方法论 | 5篇 |
现状及发展 | 1篇 |
综合类 | 594篇 |
出版年
2024年 | 2篇 |
2023年 | 5篇 |
2022年 | 2篇 |
2021年 | 3篇 |
2020年 | 4篇 |
2019年 | 12篇 |
2018年 | 18篇 |
2017年 | 9篇 |
2016年 | 5篇 |
2015年 | 13篇 |
2014年 | 31篇 |
2013年 | 18篇 |
2012年 | 17篇 |
2011年 | 30篇 |
2010年 | 43篇 |
2009年 | 30篇 |
2008年 | 26篇 |
2007年 | 40篇 |
2006年 | 24篇 |
2005年 | 24篇 |
2004年 | 45篇 |
2003年 | 26篇 |
2002年 | 27篇 |
2001年 | 22篇 |
2000年 | 36篇 |
1999年 | 28篇 |
1998年 | 26篇 |
1997年 | 14篇 |
1996年 | 10篇 |
1995年 | 15篇 |
1994年 | 14篇 |
1993年 | 11篇 |
1992年 | 6篇 |
1991年 | 4篇 |
1990年 | 5篇 |
1989年 | 4篇 |
1988年 | 2篇 |
1986年 | 1篇 |
1985年 | 1篇 |
1984年 | 2篇 |
1983年 | 1篇 |
1982年 | 2篇 |
1981年 | 1篇 |
1980年 | 1篇 |
1958年 | 1篇 |
1954年 | 1篇 |
排序方式: 共有662条查询结果,搜索用时 15 毫秒
661.
针对CPU进行图像处理已经无法满足系统实时性需求这一情况,提出了一种基于HLS和PYNQ的图像处理硬件加速器设计。该设计利用了FPGA具有数据并行处理的优势,克服了FPGA不易开发、移植性较差的缺陷。首先选择图像缩放处理算法作为实验的测试对象;然后在ZYNQ平台上根据软硬件协同的特点分配不同的系统任务,通过HLS开发工具使用C++实现和优化图像处理算法,并转化成RTL文件,再打包成IP核输出;在Vivado2018.3上搭建硬件实验平台,通过Jupyter Lab对实验进行验证和分析。结果表明,缩放算法的处理速度由CPU端的1 110 ms缩减为FPGA端的213 ms,执行速度提升了5倍。 相似文献
662.
在澄清性能可靠性概念的基础上,针对建模过程中面临的强相关性和数据获取困难问题,提出了一种可行的关联/转换方法,建立了飞行可靠性评估的关联/转换模型。 相似文献