首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 515 毫秒
1.
本文基于分布式算法的基本原理,提出了基于查找表结构的分布式算法应用于信号处理中的乘法模块的思路,并以32阶FIR低通数字滤波器中的乘法模块为例,利用FIR滤波器的线性相位特性减小电路规模,采用分割查找表减小存储空间,采用流水线技术和并行分布式算法结构提高了滤波器的速度。最后指出此种算法适用于乘法模块的广阔前景。  相似文献   

2.
赵岚  王海英  张维平 《科技资讯》2009,(19):105-105
本文设计了一个32阶线性相位FIR滤波器,采用分布式算法原理,在FPGA进行了实现。采用查找表来实现乘累加单元,将乘法运算转换为查表操作,提升处理速度。最后进行了硬件仿真,结果证明这一方法是可行且高效的。  相似文献   

3.
分布式算法FIR滤波器在FPGA上的实现   总被引:1,自引:0,他引:1  
陈方晖 《科技信息》2007,(10):29-31
本文介绍了FIR滤波器和分布式算法的原理。给出了在FPGA中用查找表实现FIR滤波器的算法设计,并进行了验证。  相似文献   

4.
提出了基于分布式算法的FIR数字滤波器的实现方法。给出了在FPGA中采用查找表实现算法的系统结构,并在QuartusⅡ环境下完成仿真与综合,验证了该算法的正确性和高效性。  相似文献   

5.
基于分布式算法和查找表的FIR滤波器的优化设计   总被引:1,自引:0,他引:1  
根据FIR滤波器的线性特性,利用分布式算法和ROM查找表对FIR滤波器进行优化设计和仿真.其结果表明提高了运算速度,缩小了硬件规模,体现了设计的优越性.  相似文献   

6.
为了减小FIR滤波器设计规模,根据FIR滤波器的线性特性,使用分布式算法作为滤波器的硬件实现算法,并利用MATLAB软件设计所需要的FIR数字滤波器(低通)。然后将整个滤波器划分为多个功能模块,利用VHDL语言和原理图输入两种设计技术进行了各个功能模块的设计,用QUARTUSⅡ进行了仿真,并用MATLAB对仿真结果进行了分析。其设计结果表明只需将查找表进行相应的改动,就能分别实现低通、高通、带通FIR滤波器,体现了设计的灵活性。  相似文献   

7.
以FPGA为核心,提出了一低通40阶线性相位FIR滤波器的硬件设计方案,利用分布式DA算法优化设计了查找表LUT来简化乘法运算,降低了硬件成本;同时以MATLAB强大的运算能力为辅助,对滤波器系数设计初期和LUT进行验证和仿真,极大降低了系统设计的复杂度,最终实现了低成本、高可靠性的数字滤波系统设计。  相似文献   

8.
本文介绍了8PSK调制方式的原理和相应中频数字化发射机的系统结构,并进一步提出了发射机中多级滤波器各自的作用及实现方法。针对数字化基带成形的处理特点,该文提出一种基于分布式算法和查找表的高速成形滤波器实现方法以基于现场可编程门阵列(FPGA)芯片实现根升余弦FIR,滤波器,以及由CIC内插滤波器实现了发射机中的增采样功能。整个设计采用硬件描述语言VerilogHDL实现,通过仿真验证了以这些方法来实现相应的功能是可行的。  相似文献   

9.
基于FPGA的高速、高阶FIR滤波器设计   总被引:2,自引:0,他引:2  
基于FPGA的查找表LUT结构,提出了一种改进DA算法,在时域实现高速、高阶FIR滤波器,以满足雷达数字脉冲压缩的需要,并在Xilinx公司的VertexIIFPGA上进行了试验验证。  相似文献   

10.
文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8 bits的基于DA结构的FIR低通滤波器,并在Altera FPGA上进行硬件实现。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号