首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到13条相似文献,搜索用时 109 毫秒
1.
软件无线电中CIC滤波器的性能改进   总被引:4,自引:0,他引:4  
由于传统的CIC滤波器调谐参数固定且受限,频谱响应不理想,不能灵活运用于软件无线电中.通过分析传统的CIC滤波器结构和功率谱密度,提出一种改进型的CIC滤波器.改进型CIC滤波器每级采用不同延时,使其灵活调谐.通过MATLAB进行仿真,并调节参数,由于折叠进入通带,可使改进型的CIC滤波器在零点附近区域引起的镜像混叠减至最小,得到较好的旁瓣抑制和镜像衰减,证明其性能更优.  相似文献   

2.
CIC滤波器在调制器应用中的性能研究   总被引:3,自引:0,他引:3  
为了补偿级联积分梳状(CIC)滤波器固有的通带衰减,提出在CIC滤波器之前插入脉冲成形滤波器(PSF)进行预补偿的新算法,该算法不增加硬件复杂度.以多速率正交调制器为例分析了补偿后CIC滤波器的性能,给出了滤波器系统的频率响应.仿真结果表明该补偿算法实用,有效.  相似文献   

3.
针对接收机设计中使用有限冲击响应(FIR)滤波器对级联积分梳状(CIC)抽取滤波器进行补偿滤波的问题,提出了一种全加结构无乘法运算的FIR补偿滤波器实现方式.通过对FIR补偿滤波器系数的近似,将滤波器系数用与它最接近的{2n}集合中的一个数表示,将滤波器乘法运算转换为移位运算,整个补偿滤波运算仅由滤波器阶数个加法单元构成.仿真结果表明,这种采用系数近似的算法在实现高速运算的同时,可以满足对CIC抽取滤波器进行补偿滤波的要求.  相似文献   

4.
提出了一种改进的积分梳状(CIC)滤波器.在改变传统积分梳状滤波器的延迟因子的同时,将锐化(Sharpen)技术和相位分解技术应用于此滤波器.改进后的滤波器与传统滤波器相比,减少了信号失真,降低了系统功率消耗.仿真结果表明,改进后的滤波器在通带范围内的波动很少,而且,具有较高的阻带衰减.  相似文献   

5.
为解决应用于采样率变换系统中的级联积分梳状(CIC)滤波器通带失真大和阻带衰减小对其应用的限制,在分析传统CIC滤波器传输函数和频谱特性的基础上,引入二级可调参数简单滤波器,设计一种高性能CIC滤波器。仿真结果表明,它与同级数规模的内插二阶多项式CIC滤波器、锐化CIC滤波器相比,阻带衰减分别提高20dB、80dB;通带性能得到较大改善;实现复杂度较低。因此,它适用于对通带、阻带性能和实现复杂度要求较高的采样率变换系统。  相似文献   

6.
改进的高性能级联积分梳状滤波器   总被引:1,自引:0,他引:1  
为解决应用于采样率变换系统中的级联积分梳状(CIC)滤波器通带失真大和阻带衰减小对其应用的限制,在分析传统CIC滤波器传输函数和频谱特性的基础上,引入二级可调参数简单滤波器,设计一种高性能CIC滤波器。仿真结果表明,它与同级数规模的内插二阶多项式CIC滤波器相比,阻带衰减提高20dB;同锐化CIC滤波器相比,阻带衰减提高80dB;通带性能得到较大改善;实现复杂度较低。因此,它适用于对通带、阻带性能和实现复杂度要求较高的采样率变换系统。  相似文献   

7.
传统CIC滤波器用作抽取和内插抗混叠滤波器时其通带偏差和混叠镜像衰减通常不能满足软件无线电系统的要求,为此提出了一种用内插二阶多项式级联锐化CIC滤波器的改进方法,它能同时使通带和阻带的性能得以提高.数值仿真结果表明,所提出的这种新型抽插抗混叠CIC滤波器能够有效补偿通带的偏差,同时又能增加旁瓣部分的衰减,更适合应用于对宽带信号处理的软件无线电数字上下变频器中.  相似文献   

8.
针对传统递归型CIC(cascaded-integrated comb filters)抽取滤波器功耗较大、频率响应特性不理想的缺陷,设计了一种改进的非递归型CIC抽取滤波器.利用降序素数分解和多相分解使CIC滤波器以多级多相的低功耗结构实现,通过适当增大级联因子提高抽取器的混叠抑制比,同时利用一个2阶的SIN型补偿滤...  相似文献   

9.
针对地震信号采集系统中的滤波器设计问题,提出一种基于CIC滤波器和FIR滤波器的低功耗数字滤波解决方案.系统由四级前端CIC滤波器、三级前端FIR滤波器和一级离线均衡FIR滤波器构成,以满足地震信号采集系统和地质勘探的需求.对各级滤波器和整个系统的幅频特性和相频特性进行了研究,并通过仿真完成性能验证,结果显示此低功耗数字滤波系统的性能完全能够满足实际需求;将此低功耗数字滤波系统与当前业界的片上数字滤波解决方案进行对比,证明了此低功耗数字滤波系统能够大幅减少总运算量和前端功耗运算量.  相似文献   

10.
针对传统的积分梳状滤波器在用作抽取抗混叠滤波器时,通带偏差和混叠镜像衰减难以满足软件无线电系统需要的问题,设计采用内插二阶多项式级联锐化CIC滤波器的改进方法,扩展了其通带带宽的同时提高了阻带衰减,并应用SOPC设计软件dspbuilder在一片FPGA芯片上予以实现,简化了设计流程,降低了成本和开发周期.  相似文献   

11.
CIC滤波器的FPGA实现   总被引:1,自引:0,他引:1  
为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,在发射和接收过程中采用采样率变换技术,并引入CIC滤波器实现采样率转换,很好地满足了抗混叠效应的要求.采用常规方法和Hongenauer剪除理论的改进算法完成该滤波器的设计,结果表明:对于5级CIC滤波器,前者最高工作频率为160MHz,占用228个逻辑单元;后者最高工作频率为193MHz,占用225个逻辑单元.QuartusⅡ时序仿真验证了两种方法的正确性,而后者更适用于高速多速率信号处理系统.  相似文献   

12.
图像的多图加权求和去噪   总被引:1,自引:0,他引:1  
本文提出了一种基于同一图像的多图加权求和的去噪方式。由于均值滤波器和中值滤波器对不同噪声的抑制作用,单独采用哪种滤波器都不能达到很好的去噪效果。因此,本文将图像分别进行均值滤波和中值滤波,将得到的两幅图像与原信号进行加权求和,原图像的信息对滤波后的图像起到一定的补偿效果  相似文献   

13.
CIC filter theory in DDC and implementation by using FPGA   总被引:2,自引:0,他引:2  
Cascade Integrator Comb(CIC)filter is the main part of the next generation High Frequency (HF) radar. This paper describes the key points of CIC theory in the Digital Down Conversion (DDC) module of a radar receiver, and takes advantage of the high flexibility and high density feature of Field Programmable Gate Array (FPGA) for putting forth to design the CIC filter by using FPGA. This paper provides particular insight into design by FPGA, which has advantages in high speed operation and simply structure. Some important and practical applications are given in this paper. The simulation result proves the validity and veracity. Because we can adjust the parameters freely according to our need, the CIC filter can be adapted to the next generation HF radar.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号