首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
介绍了在SoC设计中应用到的功率管理技术。探讨了在电压岛设计中涉及到的几个难点重点问题。结合TD-SCDMA终端基带芯片设计,分析了在电压岛设计各个步骤与普通设计相比需要的改进。在EDA工具的帮助下,该芯片有效地降低了功耗,同时附带减小面积,这为SoC低功耗提供有益的参考。  相似文献   

2.
超深亚微米下SoC芯片的物理设计面临很多挑战性的难题,如果仅使用传统芯片设计流程,耗时长且难以达到设计收敛,必须探索新的设计方法学来加速设计进程.以一块0.18μm工艺下200万门的无线数据传输芯片为例,应对超深亚微米下新的设计挑战,论述了在布局规划、电压降、信号完整性、可制造性设计等方面的解决方案,提出了设计方法学上的改进,提高了后端设计的效率和质量.  相似文献   

3.
针对SoC布局中的电压降问题,根据SoC布局特点以及芯片电压降物理模型,提出一种模块选择策略和目标函数共同约束算法.该算法在实现SoC布局的同时,极大降低了芯片的电压降,有效提高后端设计的收敛速度.实验结果表明了该算法的有效性.  相似文献   

4.
设计应用于数字抄表系统的基于MCU的SoC芯片.芯片内部集成多个硬宏单元,采用数字和模拟分开放置的方式基于SMIC 0.18μm 1P6M工艺进行版图设计.进行等效验证、静态时序验证、后仿真和基于Virtuso环境采用Calibre工具进行的物理验证.研究和解决在版图设计和验证过程中碰到的问题.最终设计的SoC芯片满足...  相似文献   

5.
目的 基于ARM9的AFDX-ES芯片的PCI主机接口的设计与逻辑验证.方法 以软硬件协同设计方法学、验证方法学为指导,提出了以PowerPC处理器为核心的主机端软硬件平台下SoC软硬件协同方法,并搭建了基于芯片的FPGA原型验证平台.结果 通过主机上VxWorks对AFDX-EX芯片上资源进行管理以及对各功能模块进行功能调用,有效地验证了SoC主机接口逻辑功能的正确性.结论 文中方法设计合理,运行可靠,可以应用于类似芯片的设计中.  相似文献   

6.
针对低成本和低功耗的物联网SoC芯片发展要求,基于SMIC 55 nm CMOS工艺,以低功耗开源处理器RI5CY的SoC芯片为平台,结合片内含有DSP与A/D转换功能的低电压CMOS图像传感器OV7725,设计并实现了一款基于开源RISC_V指令集架构SoC芯片的图像采集控制系统.文中介绍了图像采集控制系统的结构,并详细阐述基于AHB总线的图像采集控制器的设计.控制器采用一种改进的异步FIFO来实现不同时钟域的同步设计,具有小面积和低功耗的特点.通过Modelsim仿真、DC综合以及FPGA验证,结果表明:该系统实现了视频图像数据的采集和传输,操作流程简单,易于软件调试,支持应用最高带宽可达37 MB/s. SoC芯片系统的时钟主频为200 MHz,芯片总面积为3 250×3 648μm2,总功耗仅为24.419 mW.  相似文献   

7.
系统采用SoC微控制器和ADuC848新型控制器为核心结构,采用AD8230芯片对传感器形成的电压信号进行两级放大处理,以ADuC848内部自带A/D转换部分对模拟量进行采集,降低系统设计的复杂性,缩小了PCB板的实际大小。最终设计出易嵌入到工作设备内部的微型的电压信号实时采集系统,为采集无人环境处的信息提供了一种便捷实用的方法。  相似文献   

8.
一种具有超低跳变电压点的电压比较器   总被引:1,自引:1,他引:1  
针对CMOS集成电路中高精度低跳变电压点电压比较器设计的难点,设计了一种具有超低跳变电压点的新型电压比较器,其特点是利用输入失调电压来设置比较器的跳变点电压值,满足了许多需要用到此类比较器而用传统方法无法满足要求的场合,电路在1.2μmBiCMOS工艺下实现。比较器的跳变点电压低达45.5mV,且可以根据需要方便地予以调节.该比较器最小分辨率为±0.5mV,具有结构简单和通用性好的特点,可广泛应用于不同的SoC环境.  相似文献   

9.
在支持电压岛的片上网络体系结构中,考虑供应电压对数据重传的影响,提出了一种新的能耗模型,并提出了基于电压岛划分、IP核映射和路由算法设计的架构方法.该方法针对电压岛划分、IP核映射和路由算法设计等问题,不仅考虑了IP核的计算能耗,还考虑了IP核之间数据在重传下的数据通信能耗问题.实验结果表明,在考虑数据重传的情况下,该设计方法能有效地降低系统能耗.  相似文献   

10.
介绍可满足性(SAT)求解方法在向量自动生成、符号模型检查和组合电路等价性检查等在电子设计自动化(Electronic Design automation,EDA)研究领域中的应用,阐述SoC芯片验证和测试采用可满足性(SAT)方法进行解决的原理.满足性(SAT)求解方法可有效地减少验证和测试所需时间,提高SoC芯片设计的效率和可靠性.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号