首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 500 毫秒
1.
本文针对天气雷达中频数据采集要求,设计了一种基于PCI总线和DDR SDRAM的高速数据传输系统方案。文中首先介绍了系统的组成结构与设计方案,然后着重阐述了采用FPGA设计DDR SDRAM控制器和PCI控制器的原理及结果,并给出了关键的FPGA仿真时序。  相似文献   

2.
本文介绍了一种基于PCI总线的高速数据采集系统,该系统基于PCI总线技术,充分利用SDRAM的海量存储能力和FPGA的编程灵活性的特点,实现了数据的高速采集、SDRAM的海量存储和PCI的桥接传输三者的结合.  相似文献   

3.
本文主要阐述了PCI总线的技术特点,齿轮测量数据采集卡的主要功能,以及采集卡的硬件设计过程中,接口芯片9052的一些关键引脚的处理方法,最后给出了利用PLXMON软件对采集卡进行调试的方法。  相似文献   

4.
介绍了一种基于PCI总线的高速数据传输接口,主要讨论了该接口的硬件结构和采用FPGA实现传输控制的设计,指出了其主要特点和重要用途.  相似文献   

5.
高速信号处理系统的PCI接口实现   总被引:1,自引:0,他引:1  
介绍了一种基于PCI总线的高速数据传输接口,主要讨论了该接口的硬件结构和采用FPGA实现传输控制的设计,指出了其主要特点和重要用途。  相似文献   

6.
提出一种基于FPGA的高速PCI采集卡的设计方案,详细介绍了系统的硬件和软件结构,分析了FP-GA内部各个模块的功能和原理,并着重描述了PCI接口模块IP核的设计.通过将数据采集的控制模块和PCI接口模块集成在FPGA内部,加上采用双口RAM技术,实现了数据高速采集、传输和存储.该系统集成度高、设计灵活、电路简洁、可扩展性好、抗干扰能力强,适用于航空综合检测设备和智能仪器等高速数据采集场合.  相似文献   

7.
秦利军  刘建 《科技信息》2011,(8):114-115
本文以RS-422串行数据传输为例,介绍了基于PCI总线的串行通信系统的设计方法。在本系统中,PC主机产生需要传输的数据信号,通过PCI总线存储在信号发生卡的存储设备中,在FPGA的逻辑控制下,并串转换后以RS-422串行输出,然后在接收端对数据进行接收,并通过PCI总线将接收数据显示在PC机上。本文从硬件设计、FPGA设计两个方面详细阐述了通信系统的设计方法。  相似文献   

8.
设计一个基于PCI总线进行高速数据采集的环境实时监测系统,该系统利用S5933的FIFO实现高速数据采集,最大限度利用PCI总线的带宽和其高速传输能力.采集的数据以DMA方式直接存入指定的主机存储区,在这过程中不需要CPU干预,提高了CPU的效率.  相似文献   

9.
雷达信号数据采集与处理--基于AD9884A的图像采集卡   总被引:6,自引:0,他引:6  
简单介绍了一种高分辨率图像采集卡的系统实现,该系统主要由AD9884A,FPGA,SDRAM,PCI总线控制器等构成,重点阐述了如何基于此采集卡开发应用软件(包括驱动程序和客户端程序),实现对雷达图像信号的采集和处理。  相似文献   

10.
基于PXI总线高速数据采集板的设计   总被引:1,自引:0,他引:1  
根据高速虚拟仪器的设计技术要求,设计了基于PXI总线的高速数据采集板,通过DSP到PCI总线的跨总线DMA技术解决了数据传输的瓶颈问题。  相似文献   

11.
讨论了一类基于FPGA和USB接口的高速高精度通用数据采集卡的设计方法,该方法充分发挥了FPGA和USB的优点,解决了传统数据采集卡的缺陷.  相似文献   

12.
李杰  孙向阳  李明晶 《长春大学学报》2014,(12):1635-1639,1647
给出一种视频图像数据ATA接口硬盘存储卡的设计方案,系统采用模块化设计,由图像数据缓冲模块、ATA逻辑模块、ATA接口模块、主机通信模块四部分组成。图像数据缓冲模块选用CPLD加外部FIFO的组合方式来完成,使得系统与不同的外部设备配合工作时,只需要修改CPLD的程序,提高了存储卡的可靠性和可维护性;ATA逻辑模块以及ATA接口模块的功能通过FPGA实现;主机通信模块由AVR芯片配合TUSB6250芯片来共同完成,保证了存储卡具有功耗低、内部短路电路保护等优点。本文所提存储卡方案具有更低的成本,更好地兼容性,易于扩展等优势,尤其适用于视频海量数据的存储。  相似文献   

13.
分析了ALTERA公司FPGA的PS模式配置时序和配置文件,提出了基于PCI总线的FPGA芯片动态配置设计思想,研究了可动态配置的PCI适配卡原型电路,设计了动态配置状态机,给出了配置流程。  相似文献   

14.
对多功能车辆总线(MVB)网卡的结构进行分析,运用VHDL语言实现FPGA中的逻辑设计,使用USB总线实现PC机与FPGA之间的高速数据传输,从而实现PC机与MVB网卡的通信.介绍了USB接口部分的硬件电路设计、FPGA的软件设计以及上位机的软件设计.目前,本设计方案已成功应用于某地铁列车通信控制系统.  相似文献   

15.
基于DSP和FPGA的实时图像处理平台的设计   总被引:1,自引:0,他引:1  
介绍了一种基于数字信号处理器(DSP)和现场可编程阵列(FPGA)的高速实时图像处理平台的电路原理设计,外围部件瓦连(PCI)接口的软件实现和DSP软件设计。该图像处理平台主要采用TMS320C6416数字信号处理器和XILINX公司的VIRTEX4系列的XC4VLX80高性能FPGA,可灵活地在DSP和FPGA中实现各种信号处理算法程序,并且区别于传统的DSP平台,可根据算法要求方便地切换DSP和FPGA对片外存储器的操作,从而满足对各类图像数据的高速实时处理要求。  相似文献   

16.
基于PCI总线接口实现了一种用于计算机与外设进行数据传输的高速光纤数据传输链路:采用现场可编程门阵列(FPGA)负责实现整个电路的逻辑与时序控制,并能支持DMA方式下的数据收发,开发了适用于链路卡的驱动程序;在应用程序中开辟了两个缓冲区,交替与传输卡上先进先出存储器(FIFO)通信,实现了主机到外设之间高速无间断数据传输;通过改变缓冲区的大小,对此链路的传输性能进行了测试,得到本传输卡的最高链路层带宙曲480Mbit/s。  相似文献   

17.
A design of a quadrature-data acquisition card based on peripheral component interconnect (PCI) bus for mini-type magnetic resonance imaging (MRI) system is reported. It uses two high speed analog-to-digital converters (ADCs) to sample the MRI signals and two static random access memories (SRAMs) to store the data which will be read to the computer by PCI bus after sampling. All the logic control signals on the card are generated by the field programmable gate array (FPGA). The software Foundation3.1 is used to design the FPGA and achieve useful result after simulating and implementing. The card has some merits that normal commercial cards do not have. For example, the sampling parameters can be varied according to different pulse sequences.  相似文献   

18.
开发了以Altera公司的可编程器件FPGA作主控芯片的万能材料试验机测控系统,并对其主要功能模块进行了设计和分析。采用FPGA作测控系统主控芯片,使用VHDL语言编程来控制模拟和数字信号的采集,将采集到的数据通过USB口送入上位机PC,经专用测控软件处理后得到材料的各个力学性能参数。测试结果表明,该系统运算速度快,控制精度高,设计正确,完全满足万能材料试验机的测控要求。  相似文献   

19.
本文介绍了一种以FPGA为控制核心的多通道可变采样率采集存储卡,通过采用两片多通道ADC独立采样、缓存和转化的方法,实现了对飞行器内部多样化参数的混合采集及存储。文章着重从系统各模块硬件电路和逻辑时序两方面进行研究设计,并对各模块进行了实际的分析和测试,结果表明该采集存储系统性能稳定,满足设计要求。  相似文献   

20.
基于分层原理的纠错码测试平台设计   总被引:1,自引:0,他引:1  
纠错技术是现代通信系统不可缺少的技术,针对目前纠错码测试可重构性要求高和测试数据量大的特点,提出了一种针对纠错码的基于分层原理的软硬件联合测试平台.采用分层的设计结构,使得该平台具备高度的可重构性.能够在不同纠错码测试之间进行迅速重构.利用高速的PCI数据采集卡PCI-7300A在Pc和FPGA之间进行数据传输,并在PC和FPGA端对数据进行分层封装和添加校验与确认-重传机制,以此保证数据高速、顺序、无差错地传输.通过利用该平台对多进制LDPC码进行测试,结果表明,在传输时钟为20 MHz的时候,平台吞吐量达到446.83 Mbit/s.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号